بنام خدا

گزارش پروژه VHDL

میلاد کلوندی

استاد درس: دکتر میرزا کوچکی

# معرفی پروتکل SPI:

--پروتکل سریال بسیار پرکاربرد که با ۴ سیم دیتا را به صورت سنکرون را منتقل میکند

معنی سنکرون بودن یعنی به همراه دیتا کلاک هم برای گیرنده ارسال میشود و گیرنده دیتا را به نحو مناسبی نمونه برداری می کند معمولاً در لبه بالا رونده کلاک محل نمونه برداری بیت های دیتا است

--برای انتقال دیتا در فواصل نزدیک و سرعت نسبتاً زیاد

--انتقال دیتا به صورت فول دوبلکس انجام میشود

# : SPI يكت

--برعکس RS232 پکت های SPI فقط شامل بیت های دیتا هستند

--همچنین طول یکت ها می توانند متفاوت باشند ۸ ۲۴ و ۳۲

--سیگنال CS مشخص کننده ابتدا و گاهی انتهای پکت است در پکت های SPI ما فقط دیتا را ارسال میکنیم چیزی در این پکت ها وجود ندارد که مشخص کند ابتدا و انتهای پکت کجاست

### : SPI تايمينگ يکت

--سرعت بیشتر نسبت به RS232

--برخلاف RS232 که دارای یکسری سرعت های استاندارد است و گیرنده و فرستنده باید روی این سرعت به توافق برسند و بر مبنای آن سرعت ارسال انجام میشود ولی هر پریفرالی که از پروتکل SPI استفاده می کند یک ماکسیمم سرعت کلاک برای SPI مشخص میکند

 $MSB\_FIRST$  معمولاً ضریبی از  $\Lambda$  ارسال ممکن است به صورت  $LSB\_FIRST$  یا  $LSB\_FIRST$ 

| Tc(sc)   | Min 64 |
|----------|--------|
| Td(cssc) | Min 16 |
| Td(sccs) | Min 10 |
| Tw(csh)  | Min 15 |
| Tsu(di)  | Min 5  |
| Th(di)   | Min 10 |
| Tw(drh)  | Min 4  |
| Tw(drl)  | Min 4  |
| Tp(scdo) | Min 5  |



OL = 0 and CPHA = 1. CS transitions must take place when SCLK is low.

Figure 6-1. SPI Timing Diagram



ما در اینجا فرکانس سیستم را ۱۰۰ مگاهرتز در نظر گرفتیم فرکانس خروجی SCK را برابر مقدار ۱۰۰ مگاهرتز در نظر گرفتیم یک پریود ده نانو ثانیه به ما میدهد بنابراین شرط پریود SCK برقرار میشود

در اینجا ما دو بلوک به نامهای SPI و SPI داریم بلوک SPI برای ارسال داده های سریال استفاده می شود SPI برای ارسال کامند رجیستر های این بلوک استفاده می شود

ابتدا بلوک مربوط به SPI را توضیح می دهیم:

در اینجا ما دو تا شرط داریم که کلاک spi نوشتیم علیرغم تایمینگی که در دیتاشیت داریم ماکسیمم فرکانس کلاک میتونست 15.625 مگاهرتز باشد اما من در پیاده سازی ۱۰۰ مگاهرتز و نظر گرفتم که پریود کلاک 100 نانو ثانیه ای به ما میدهد با انتخاب کلاک مدار ۱۰۰ مگاهرتز و پریود ۱۰ نانو ثانیه است اگر یک کانتر درست کنیم هر واحدی که به این کانتر اضافه میشه در واقع ده نانو ثانیه است پس برای اینکه ما صد نانو ثانیه رو ایجاد کنیم که معادل ده مگاهرتز است نیاز داریم که کانتر ما ده تا شمارش انجام بده کانتری که در اینجا تعریف کردیم برای تولید کلاک اسمش SCK\_Clock\_Divider است در بدنه process است در داخلی process است در داخلی process است در حال شمارش است در داخلی process میرانده بصورت این شمارنده بصورت از ۵ بود یعنی ۲۱۰ و ۴ مقدار process برابر صفر باشد در غیر اینصورت هیچ شرطی قرار دادیم و شرط تمام شده اما در خط ۸۲ مقدار process برابر process برابر process برابر process اگر کانتر ما برابر مقدار process در شرط دوم نوشتیم که اگر کانتر ما برابر مقدن شدن شرط بالا مقدار process این process این مقدار process مقدار process برابر process برابر process مقدار process این مقدار process برابر process این مقدار process این مقدار process برابر process مقدار process برابر process براب

#### ---- START SENDING if (Send\_Int = '1' and Send\_Prev = '0' and Busy\_Int = '0') then Data In Buff Data In Int; Force\_CS\_Buff <= Force\_CS\_Int;</pre> SPI Data Bit Width Buff <= (others=>'0'); SPI Data Out Bit Width <= to unsigned(0,3);</pre> CS\_Disable\_Counter <= (others=>'0'); SCK Clock Divider <= to unsigned(6,4); SPI Write State <= '1'; <= '0'; SPI OPcode Byte Busy Int <= '1'; <= '1'; Set SCK Disable SPI Transmission End <= '0'; SCK Disable <= '0';

end if;

در اینجا شرطی داریم که شروع ارسال است که با لبه بالا رونده Send کار میکند در داخل شرط اگر لبه بالارونده Send رخ دهد و سیگنال ها مقدار دهی اولیه می شوند شروع میشود در این فرآیند ابتدا یک سری سیگنال ها مقدار دهی اولیه می شوند مقدار آن لحظه را داشته مقدار Bata و Porce\_Cs بافر می شوند که اگر در ادامه تغییر هم کرد مقدار آن لحظه را داشته باشیم چون ممکنه فرمان Send بیاید و ما شروع به کار با دیتا کنیم ولی در حین کار مقدار دیتا کسی که با ماژول استفاده می کند در بیرون عوض کنه این نباید باعث خراب شدن عملکرد ماژول ما بشه برای اینکه این اتفاق نیفته به محض دیدن لبه بالارونده send مقدار دیتای ورودی و Force\_Cs و سیگنال میانی قرار میدیم و با این دو سیگنال میانی در پروژه کار میکنیم

در اینجا آرایه تعریف کردیم به اسم SPI\_Data\_Bit\_Width و یک تاییپی تعریف کردیم به صورت آرایه ای که چهار خونه داره که هر خونه یک unsined پنج بیتی است یک خط پایین تر یک سیگنال SPI\_Data\_Bit\_Width کردیم که اولی ۷ دومی ۱۵ سوم ۲۴ و آخرین ۳۱ که همان طول پکتهای ۸ بیتی و ... است

حالا با توجه به اینکه Command\_Type\_Int چه بوده و تبدیل به اینتیجر من از اون آرایه SPI\_Data\_Bit\_Width\_Buff مقدار متناظر اون رو میریزم در یک سیگنال دیگه به اسم Command\_Type\_Int مثلاً اگر اگر اگر Command\_Type\_Int روکاربر برابر صفر قرار داده باشه پس خونه شماره صفر آرایه خونده میشه که مقدار ۷ در آن بوده پس طول دیتای ما ۸ بیتی خواهد بود یعنی سیگنال دیتای ما که 7 بیتی بود خونه های 7 تا 0 ما نیاز داریم و استفاده میکنیم )

سیگنال دیگری به اسم  $SPI_Data_Out_Bit_Width$  که کانتر است برای شمردن بیت های خوندن از اسلیو چون ما بیت هارو ۸ بیت ۸ بیت از اسلیو می خونیم و در داخل شرط Send مقدار ثابت صفر به این کانتر به عنوان مقدار اولیه دادیم زیرا سیگنال ما  $LSB_First$  است

دو خط پایین تر یک کانتر دیگر که مقدار آن را صفر گذاشتیم و خود کانتری است که کلاک را می شمارد SCK\_Clock\_Divider و مقدار آن را شش قرار دادیم و سیگنال دیگری به نام SPI\_Write\_State

سیگنال دیگری به نام SPI\_OPCode\_Byte را برابر صفر کردیم Busy\_Int را برابر صفر کردیم Set\_SCK\_Disable برابر برابر یک کردیم (دلیل آن مشخص است) سیگنال دیگه ای به نام SCK\_Disable و SPI\_Transmission\_End را برابر صفر گذاشتیم

```
if (CS_Disable_Counter < to_unsigned(2,3)) then

CS_Disable_Counter <= CS_Disable_Counter + 1;
CS_Int <= '1';
end if;</pre>
```

در ابتدای کد یک سیگنال داریم که Send نام دارد ( در دیتاشیت گفتیم که CS فعال پایین است و همیشه برابر صفر است ولی وقتی فرمان Send ارسال می شود یک مدت کوتاهی CS یک می شود که slave ریست بشود و ابتدای پکت معلوم شد دوباره مدت کوتاهی CS\_Disable\_Counter ریست بشود و ابتدای پکت معلوم شد دوباره ( CS\_Disable\_Counter برابر صفر میشه و ارسال انجام میشه مقدار اولیه این کانتر send ارسال میشه ما کانتر ففت است چون مقدار هفت داره شرط برقرار نیست وقتی فرمان send ارسال میشه ما کانتر رو ریست میکنیم بعد شرط ما برقرار میشه به مدت ۲ کلاک و تا زمانی که شرط برقراره شرط برقراره اون رو برابر یک قرار میدهیم

به این ترتیب به محض این که فرمان Send اعمال شد ما اون CS رو مدتی Disable میکنیم و دوباره enaable میکنیم حالا چرا دو کلاک چون در دیتاشیت نوشته بود حداقل باید ns20 میشه دوکلاک میشه ns20

یک سیگنال دیگه ای به نام SCK\_Disable برابر صفر قرار دادیم یعنی غیر فعال کردن SCK\_Int کلاک SPIدر قسمت concurent ماکلاک SPI رو داریم که SCK\_Int رو بهش ارجاع دادیم ولی اون رو با SCK\_Disable اند کردیم وقتی SCK\_Disable برابر صفر باشه فرقی دادره که ما داریم سیگنال SCK برابر صفر میشه در زمانی که ما داریم سیگنال CSرو غیر فعال نداره که کنیم نیاز به کلاک زدن نیست بنابراین در این لحظات ما کلاک رو غیرفعال کردیم

بخش نوشتن:

```
--write
if (SCK_Clock_Divider = to_unsigned(0,4) and SPI_Write_State = '1') then
                                    <= Data_In_Buff(to_integer(SPI_Data_Bit_Width_Buff));</pre>
    SPI_Data_Bit_Width_Buff
                                    <= SPI_Data_Bit_Width_Buff + 1;</pre>
    SCK_Disable
                                    <= Set_SCK_Disable;
    if (SPI_Data_Bit_Width_Buff = to_unsigned(to_integer(SPI_Data_Bit_Width(to_integer(Command_Type_Int))),5)) then
        SPI_Transmission_End
    end if:
    if (SPI_Transmission_End = '1') then
                                    <= '0':
        SPI_Transmission_End
                                    <= '0';
        SCK_Disable
                                    <= '0';
        Busy Int
                                    <= '0';
        Set SCK Disable
                                    <= '0';
        SPI_Write_State
    end if:
end if;
```

اما بعد از اون میرسیم به شرطی که عکس آن در بالا قرار داده شده گفتیم که SPI کار  $SCK_Clock_Divider$  (برابر صفر  $SCK_Clock_Divider$  (برابر صفر  $SCK_Clock_Divider$  (برابر صفر میشه که مقدار اون از صفر تا ۴ باشه پس وقتی صفر هست یعنی شروع پریود باشه (زمانی برابر صرف میشه که مقدار اون از صفر تا ۴ باشه پس وقتی صفر هست یعنی شروع پریود این کلاک هستیم که صفره پس ما در ابتدای پریود هستیم) و  $SPI_Write_State$  باشد )که همین طور هم هست در زمان ارسال که شرط  $SPI_Clock_Divider$  (کانتر ما شمرد از ۶ تا ۹ و که شرط برقرار شد مقدار اون رو صفر قراردادیم شرط بالا برقرار می شود و درست در اولین پریود اولین کلاک هستیم میخواهیم اولین بیت دیتا رو خروجی قرار بدیم و اون در و روی  $SPI_Data_Bit_Width_Buff$  بیتی هست میکنال شمارنده  $SPI_Data_Bit_Width_Buff$  که شماره بیت را مشخص می کرد

با فرض اینکه مقدار این سیگنال صفر باشه پس از اول بیت صفرم رو روی خروجی می ریزیم چون قرار سیستم LSB\_First رو پیاده سازی کنیم ضمن این کار یکی به اون اضافه میکنیم که وقتی شرط برقرار شد بیت بعدی روی خروجی قرار بگیره در عین حال وقتی وارد این شرط میشیم سیگنال SCK\_Disable رو برابر میکنیم با SCK\_Disable که سیگنال ای است که در قسمت پایین کد برابر یک قرار دادیم پس اینجا SCK\_Disable برابر یک میشه حالا که این سیگنال برابر یک شد تازه کلاک شروع به فعالیت می کند) چون در بالا این سیگنال رو با SCK\_Int با برابر یک مربوط به نوشتن سیگنال مربوط به نوشتن است

در داخل شرط دونه دونه بیتا نوشته میشه خط بعد یکی به کانتر اضافه میشه خط بعدی اون هم کلا کرو فعال میکنه در داخل این شرط یک شرط دیگه داریم گفتی SPI\_Data\_Bit\_Width\_Buff برابر طول دیتا شد ( وقتی برابر طول دیتا میشه که اگر SPI\_Transmision\_End براید یک پریود دیگه صبر کنیم که یک سیگنال دیگه به نام SPI\_Transmision\_End و که در ابتدای کار برابر صفر کرده بودیم اینجا اونو یک می کنی تا یک پریود دیگه بگذره و این شرط برقرار بشه وقتی این شرط برقرار شد شرط بعدی اون هم برقرار میشه چون اکتال دادیم وقتی این شرط برقرار بشه اولا اینکه همین سیگنال رو برابر صفر می کنیم چون ارسال تموم شده و می خواهیم SCK\_Disable برابر صفر می کنیم چون سال تموم شده و می خواهیم SCK و برابر صفر می کنیم چون ارسال جدیدی داشته باشیم Susy و هم برابر صفر می کنیم چون دیگه قراره از کلاک بعدی این باشیم Set\_SCK\_Disable رو هم برابر صفر می کنیم چون دیگه قراره از کلاک بعدی این شرط برقرار نباشه

بخش مربوط به خواندن:

اگر فاز مربوط به خواندن داشته باشیم این بخش به کار ما می آید یک شرطی گذاشتیم که اگر فاز مربوط به خواندن داشته باشیم این بخش به کلاک ( $SCK\_CLOCK\_Divider$  برابر نه شد شرط برقرار بشه به نظر خودم بهترین جا برای خوندن دیتا انتهای پریود کلاک هست درست قبل از لبه پایین رونده کلاک اگر کانتر برابر نه باشد یعنی آخرین لحظه هستی که هنوز مقدار کلاک یک است و در انتهای کلاک اگر کانتر برابر نه باشد یعنی آخرین لحظه هستی که هنوز مقدار کلاک یک است و در انتهای کلاک است و در کلاک بعد کلاک SPIمیره صفر و لبه پایین رونده اول ایجاد میشه و تازه دیتا شروع میکنه به خوندن و شروع میکنه به برگشتن به مستر بنابراین قبل از اینکه لبه پایین رونده رخ بده دیتا رو بخونم یعنی دیتایی که لبه پایین رونده قبلی خارج شده الان به صورت پایدار در

دست من است است و در اینجا میتونم اون رو بخونم( دلیل اینکه اینجا مقدار و نه قرار دادیم) البته شرط دیگری قرار دادیم که  $SCK\_CLOCK\_Divider$  برابر یک است ما  $SCK\_CLock\_Divider$  مقدار اولیه ۶ به اون دادیمبعد سه کلاک مقدار اون به نه میرسه و شرط برقرار میشه اما قرار نیست بعدسه کلاک این شرط انجام بشه بنابراین  $SCK\_Disable$  دیگری گذاشتیم و اگر  $SCK\_Disable$ برابر یک شد شرط خوندن انجام بشه چون ابتدا برابر صفر است شرط انجام نمیشه تا اینکه برسه به ۹ و بعد بشه صفر بعد بیاد داخل شرط و مقدار اون تازه برابر یک بشه و سیکل بعد شرط خوندن برقرار بشه.

رسیدیم به انتهای پریود کلاک SPI می خواهیم دیتا رو بخونیم و MISO\_Int رو در یک سیگنال میانی Data\_Out\_Int و در یک سیگنال

یک سیگنال کانتر تعریف کردیم به اسم SPI\_Data\_Out\_Bit\_Width که قبلاً مقدار اون برابر صفر بود اونو در سبک ترین قرار میدهیم LSB\_First هست یکی به کانتر اضافه میکنیم و شرطی هم گذاشتیم هر وقت مقدار این کانتر به هفت رسید کار خوندن تمامه اگر شرط برقرار بشه یک سیگنال m Validرو به مدت یک کلاک برابر با یک قرار میدهیم که به صورت دائمی برابر صفر است فقط در این لحظه در یک کلاک برابر یک قرار می دهیم این لحظه وقتی است که آخر این بیت رو دریافت کردیم و به خروجی ارجاع داد همزمان ولید رو هم برابر یک قرار می دهیم ولی به جای اینکه Data\_Out\_Valid\_Intرو مستقیماً برابر یک قرار بدیم آن را برابر SPI\_OPCode\_Byte OR (NOT Force\_CS\_Buff)قوار دادیم که سیگنال SPI\_OPCode\_Byteومد برابر صفر کردیم و اولین باری که SCK\_CLOCK\_Dividerبرابر نه میشه و همزمان شرط خط ۱۱۸ برقراره مقدار SPI\_OPCode\_Byteبرابر صفره زیرا در فاز اول خوندن هستیم برای مثال: فرض کنیم ارسال ما ۱۶ بیتی است بایت اول رایت و بایت دوم رید هست یعنی میخواهیم از اسلیو بخونیم اولین باری که این شرط اجرا می شود تازه فاز رایت هستیم یعنی اگر بخونیم دیتا ها بی اهمیت هستند چون در فاز رایت بودیم چون این دیتاها معنی ندارد موقعی که شرط خط ۱۲۳ میرسه نباید validبرابر یک بشه باید هنوز صفر بمونه تا دیتای اشتباهی نخونیم پس از یک سیگنال ای به نام SPI\_OPCode\_Byteاستفاده کردیم که در واقع مشخص میکند ارسالیم که به بایت اول ارسال میگیم ۱۱OPCode کد دستورالعمل داخل اون هست پس در اینجا صفر و به Data\_Out\_Valid\_Intارجاع می دهیم پس هیچ اتفاقی نیفتاده و کار ادامه پیدا میکنه و در SPI\_OPCode\_Byte برابر یک می کنیم چون در بایت های بعدی میتونیم عمل خوندن انجام بدیم مثلاً در بایت دوم دیتا ای که میخونم valid برابر یک میشه.

همین با یک سیگنال دیگه ای NOT Force\_CS\_Buff اور کردیم که وقتی sendاومد Force\_CS\_Intرو داخل این سیگنال قرار دادیم تا نگه داریم.

## Force\_CS\_Int:کاربرد

اگر بخواهیم ارسالی داشته باشیم و درون ارسال Force\_CS\_Buff شانده Didable ، CS برابر صفر بشه حالا فرض کنیم قرار بیشتر از هزار دیتا از اسلیو بخونیم قاعدتاً POPCode باید Disable باید Disable باید و بعد اون POPCode و ارسال کنم و بعد هزار بایت دیتا من از اسلیو بیاد تا بخونم وقتی اون هزار بایت رو بخونم با توجه به اینکه پرورت دیتا ورودی من ۳۲ بیتی است میتونم اونو در دیتاهای بلوک ۳۲ بیتی قرار بدم و در این ۳۲ بیت ها نباید CSما Disable اما کد اینگونه است که هر بار یک دیتا ۳۲ بیتی قرار بدم و فرمان Porce\_CS ارسال بکنم یکبار یک فرمانی اینکونه است که هر باری رفع این مشکل ما از سیگنال Force\_CSاستفاده کردیم یکبار یک فرمانی رو ارسال میکنیم که قاعدتاً باعث میشه Sableهها و فرض کنیم بعد این فرمان قرار و ارسال میکنیم که قاعدتاً باعث میشه Disable بشود باید Force\_CS روی یک بکنیم اگر به ابتدای در ببریم تاکل بدینیم باکند شده با Porce\_CS باصفر میشه صفر که باعث میشه هرچند Int که می کنم ولی اثری نمی گذارد چون اون رو با And کردیم

### بلوک مربوط به کامند رجیستر های ADS:

در کد بالا مقادیر هر کامند به انها اختصاص داده شده که در واقع 16 بیت ان مورد نیاز است این حذف 16 بیت اضافی را SPI\_Command\_Type انجام میدهد

در بالا یک نمونه کد ارسال دیتا داریم اگر rst\_ads برابر یک شد و SPI هم بیزی نبود انگاه مقدار در بالا یک نمونه کد ارسال دیتا داریم اگر send هم برابر 1 میشود SPI\_Command\_Type هم برابر 11 شده یعنی کل 32 بیت برای ما اهمیت دارد اگر میخواستیم 16 بیت ارسال کنیم میبایست مقدار ان را برابر 01 قرار میدادیم

در شرط بعدی ما مقدار send را برابر صفر کردیم تا برای ارسال دیتا بعدی اماده باشد

تست بنچ و سیمولیشن:

```
-- Run for long enough to produce of outputs
     \circ
64
             wait for 100 ns;
     0
65
             rst ads <= '1';
66
     \circ
67
             wait for 100 ns;
68
     0
             rst ads <= '0';
69
     0
70
             wait for 4000 ns;
     0
71
             loc ads <= '1';
72
     0
            wait for 100 ns;
73
     0
             loc ads <= '0';
74
75
     0
            wait for 4000 ns;
     0
77
            uloc ads <= '1';
78
     0
            wait for 100 ns;
79
     0
80
            uloc ads <= '0';
81
     0
82
            wait for 4000 ns;
     0
83
            stb ads <= '1';
84
     0
            wait for 100 ns;
85
     0
             stb ads <= '0';
86
             wait;
88
89 🖨
           end process stimuli;
90 i
```

در کد تست بنچ بالا چند کامند به صورت تصادفی و در زمان های مختلف داده شده و نتیجه این کد رو در سیمولینک میتوان دید:



در کد شبیه سازی شده زیر یک سیگنال در زمان ارسال و برای ایجاد اختلال به SPI دادیم اما کد این را ریجکت کرد و در ارسال خود هیچ خللی به وجود نیامد.